加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
RISC-V软核设计以及在IoT安全应用不得不说的事
  • 点赞
  • 34
  • 分享
  • 直播介绍
  • 相关文件
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

RISC-V软核设计以及在IoT安全应用不得不说的事

2020/03/18
5023
  • 34评论
阅读需 3 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

课程简介:

有人预言,RISC-V或将是继Intel 和Arm 之后的第三大主流处理器体系。RISC-V并不是比Intel和Arm好,原来的商业模式,Intel和Arm把产品做好了,无法改变。但市场上应用场景在变,在很多应用场景,例如AI物联网和区块链等有很多创新东西,对架构有新的要求,老是用一套做是不行的,RISC-V允许核本身是不动的,基本ISA 由community(社区)统一管理,允许加不同的东西进来,这样可以把很多事情做好。本场直播我们将来听听讲师为我们讲诉RISC-V在物联网安全这一应用领域的表现。


讲师:

微信图片_20200327145706.jpg

顾长怡,本硕毕业于上海交通大学,后获得美国南加州大学集成电路设计专业硕士学位,在美国多家高科技公司从事嵌入式系统FPGA 的开发工作,在软硬件开发数字信号处理方面积累了丰富的经验,擅长FPGA、CPU 软核与嵌入式系统设计,是美国 PulseRain Technology 公司的创始人。

2018 年,在由 RISC-V 基金会官方举办的全球首届 RISC-V Soft CPU 设计大赛中,由顾长怡先生主持设计的PulseRain Reindeer 处理器内核脱颖而出,荣获季军。2019 年,在以物联网安全为主题的第二届竞赛中,他主持设计的 PulseRain Rattlesnake 处理器成功挫败了所有的黑客模拟攻击,综合成绩获第一名。

顾长怡先生著有《基于FPGA与RISC-V的嵌入式系统设计》与英文著作《Building Embedded System - Programmable Hardware》两本技术书籍。


直播内容:

针对嵌入式系统从业人员,本次技术讲座包含以下内容:

1)RISC-V基本概念

2)RISC-V CPU 软核设计代码Walk-Through

3)物联网攻击的几种常见情形

4)RISC-V软核的安全防范措施


直播福利:

现场直播抽奖送出讲师编写的著作《基于FPGA与RISC-V的嵌入式系统设计》

书.jpg

  • risc-v软核设计.pdf
    描述:risc-v软核设计.pdf

相关推荐

电子产业图谱